d触发器的特性方程

测试D触发器的逻辑功能(74LS74)
写出D触发器的特性方程,画出D触发器的逻辑符号,在实验台上接线,自己记录并正确,总结D触发器的逻辑功能

D触发器:Qn+1=D

Qn为现态,变成次态的状态下为Qn+1,Qn+1又会成为新的Qn。

在边沿触发器的逻辑符号中,在C1端加上了动态符号——一个箭头,说明触发器只对时钟的上升沿响应,如果再在动态符号前面加上一个圆圈,则表示触发器只对时钟的下降沿响应。

输入端D前面标有一个“1”,表示这个输入端受时钟信号的影响,而在置一端和置零端S和R的前面没有标注1,说明这两个输入端不受时钟信号的影响,也就是说他们是异步置一和异步置零端。

扩展资料:

SD和RD接至基本RS触发器的输入端,它们分别是预置和清零端,低电平有效。当SD=1且RD=0时(SD的非为0,RD的非为1,即在两个控制端口分别从外部输入的电平值,原因是低电平有效),不论输入端D为何种状态,都会使Q=0,Q非=1,即触发器置0;

当SD=0且RD=1(SD的非为1,RD的非为0)时,Q=1,Q非=0,触发器置1,SD和RD通常又称为直接置1和置0端。设它们均已加入了高电平,不影响电路的工作。

参考资料来源:百度百科-D触发器

温馨提示:答案为网友推荐,仅供参考
第1个回答  2020-11-17
边沿D触发器
边沿D触发器的电路结构与逻辑符号如图所示,使用了3个由与非门构成的RS锁存器。

输入D从一个锁存器输入,两个锁存器共用时钟信号CLK,第三个锁存器产生触发器状态输出Q和Q非。此外还有一个异步置零端(RD非)和一个异步置一端(SD非)。

在边沿触发器的逻辑符号中,在C1端加上了动态符号——一个箭头,说明触发器只对时钟的上升沿响应,如果再在动态符号前面加上一个圆圈,则表示触发器只对时钟的下降沿响应。

输入端D前面标有一个“1”,表示这个输入端受时钟信号的影响,而在置一端和置零端S和R的前面没有标注1,说明这两个输入端不受时钟信号的影响,也就是说他们是异步置一和异步置零端。
第2个回答  2019-08-20

D触发器:Qn+1=D

按表中验证即可

相似回答